텔레다인르크로이, PCIe 물리 계층과 프로토콜 계층 전체 분석 기능 발표
상태바
텔레다인르크로이, PCIe 물리 계층과 프로토콜 계층 전체 분석 기능 발표
  • 강석오 기자
  • 승인 2021.03.03 09:46
  • 댓글 0
이 기사를 공유합니다

[데이터넷] 텔레다인르크로이(한국지사장 이운재)는 크로스싱크(CrossSync) PHY 인터포저 및 소프트웨어 옵션을 도입해 오실로스코프와 프로토콜 분석기간 최초 링크를 가능하게 함으로써 엔지니어 PCIe 인터페이스 표준을 테스트할 때 PCIe 동작을 완전하게 얻을 수 있다고 밝혔다.

PCIe를 테스트하고 디버깅할 때 엔지니어는 연결된 디바이스 사이의 프로토콜 분석을 위해 프로토콜 분석기를 사용해 비교적 오랜 시간 프로토콜 메시지를 확인한다. PCIe의 전기적인 성능을 측정하려면 높은 분해능을 가진 오실로스코프를 사용해야 하지만 오실로스코프에서 모든 프로토콜 메시지를 포착하기에는 메모리 부족으로 프로토콜 이벤트 발생 전 메시지를 포착할 수는 없다.

이러한 이유로 엔지니어는 PCIe 애플리케이션 테스트를 수행할 때 두 가지의 독립적인 측정 장비를 사용해 완전히 다른 설정에서 측정을 수행해 왔다.

그러나 텔레다인르크로이의 새로운 크로스싱크 PHY 인터포저 프로브 및 소프트웨어 옵션 링크를 사용해 오실로스코프를 프로토콜 분석기와 연결하면 엔지니어는 하나의 테스트 시스템을 사용해 PCIe를 테스트할 수 있다. 이 방법은 테스트의 신뢰성과 정확성을 크게 향상시킨다.

텔레다인르크로이 케빈 프루소(Kevin Prusso) 부사장은 “PCIe는 데이터 스토리지, 그래픽 카드, 네트워크 인터페이스 및 AI 가속기를 포함한 애플리케이션에 사용되는 유비쿼터스 상호 연결 기술로 빠르게 자리 잡고 있다”며 “PCIe를 통합하려는 엔지니어링 관리자와 엔지니어는 복잡한 기술 통합 관련 문제와 물리적 계층과 프로토콜 계층을 하나의 보기에서 보고 상관 관계를 분석할 수 없는 어려움에 대해 여러 차례 말했으나 새로운 크로스싱크 PHY 기술이 바로 이를 수행해 신뢰성과 성능을 향상시키는 동시에 출시 시간을 단축한다”고 전했다.

인텔 제품 검증 설계팀 스라짓 싱(Srajit Singh)은 “프로토콜과 전기적 이벤트 간의 이벤트 상관 관계는 디버그 세션에서 골칫거리였다”며 “텔레다인르크로이의 크로스싱크 PHY 솔루션은 우리에게 꼭 필요한 것이며, 전기적 및 기능적 영역의 경계에 있는 복잡한 PCIe 문제를 처리할 때 디버그를 더 신속히 처리하게 될 것”이라고 전했다.


댓글삭제
삭제한 댓글은 다시 복구할 수 없습니다.
그래도 삭제하시겠습니까?
댓글 0
댓글쓰기
계정을 선택하시면 로그인·계정인증을 통해
댓글을 남기실 수 있습니다.