웨스턴디지털, 64단 수직 적층 3D낸드 기술 발표
상태바
웨스턴디지털, 64단 수직 적층 3D낸드 기술 발표
  • 오현식 기자
  • 승인 2016.07.27 09:43
  • 댓글 0
이 기사를 공유합니다

256GB TLC 선적용 … 2014년 4분기 양산 개시

웨스턴디지털은 64단 수직 적층 3D 낸드(NAND) 기술인 BiCS3을 성공적으로 개발했다고 밝혔다. 이번 새 기술의 시험 생산은 합작 투자사 시설인 일본 요카이치 공장에서 시작됐으며, 올해 말 경 첫 결과물이 나올 것으로 예상된다. 웨스턴디지털은 2017년 상반기에 BiCS3  제품을 양산 가능할 것으로 기대하고 있다.

시바 시바람(Siva Sivaram) 웨스턴디지털 메모리 기술 수석 부사장은 “이번 64단 아키텍처 기반의 차세대 3D 낸드 기술 발표는 웨스턴디지털의 낸드 플래시 기술의 리더십을 강화하는 것”이라며, “BiCS3는 더 큰 용량과 우수하고 신뢰할 수 있는 성능을 적정 비용으로 제공하는 고급 고 종횡비(High aspect ratio) 반도체 공정 기술과 TLC 기술 사용이 특징이다. BiCS2와 함께 웨스턴디지털의 3D 낸드 포트폴리오는 더욱 폭 넓어졌으며,  리테일, 모바일 및 데이터센터 영역의 고객 애플리케이션 전 영역을 해결할 수 있는 능력이 강화됐다”고 말했다.

웨스턴디지털의 기술과 제조 파트너인 도시바(Toshiba)와 함께 개발된 BiCS3는 256Gb 제품에 가장 먼저 적용될 것이며, 단일 칩에 최대 512Gb까지 확대될 예정이다. 웨스턴디지털은 2016년 4분기에 BiCS3를 대량 양산할 계획으로, OEM샘플링을 시작한다.  


댓글삭제
삭제한 댓글은 다시 복구할 수 없습니다.
그래도 삭제하시겠습니까?
댓글 0
댓글쓰기
계정을 선택하시면 로그인·계정인증을 통해
댓글을 남기실 수 있습니다.